10菜鸟初入FPGA之串并转换

发布者:admin 发布时间:2019-10-26 05:51 浏览次数:

  uart 串口协议, iic 串口协议的发送都需要用到并串转换,而接收就

  并转串的设计思想是这样的,首先准备好一组寄存器,把需要发送的数据放到这个寄存器组里面,然后通过不断左移位(右移),把数据一位一位发送出去,所以我们仅仅要设计一个可以左移位的寄存器组就可以了。

  串转并的设计思想是这样的,首先准备好一组寄存器,当来了一位数据的时候,寄存器组左移(右移)一位,然后把发送过来的数据寄存到寄存器组的最低位(最高位),当一组数据完整接收完毕的时候,标志位会变高,表示当前数据可以采样。


上一篇:74LS595串入并出应用    下一篇:零基础学FPGA (十八) 谈可编程逻辑设计思想与